
我們在這里所談論的 “未使用的運放” 不是指在芯片儲藏箱或防靜電袋中的運放;而是指在同一個封裝里面的多個運放中未被使用的部分。
最近論壇中的一個提問促使我來研究這個問題,在處理這個問題時,我無意中看到一篇由我同事 Todd Toporski 發表的好文章。他非常出色地概括了關于這個問題的幾個重要方面及其原因。這里,我總結一下并加入了一些自己的想法。
最好將未使用的運放連接為一個帶反饋回路的放大電路。顯而易見,單位增益緩沖電路是個很好的選擇,因為它不需要額外的器件。然后,將輸入引腳連接到線性輸入輸出范圍以內的電壓上。任何引起潛在的輸入、輸出過載的連接或開路,以及將運放放置在一個噪聲不確定的環境都是不合適的。
一個電路板設計方面的建議是:將未使用的運放放在適合修改的地方。在重新設計或者產品升級的時候你也許會用到它。提前做一些考慮,并將這些空余的運放在頂層和底層連接,這樣,輕微的改動就可以測試新的設計。你甚至可以為反饋元件布局,將走線連接到特定節點,這樣可以很容易地切斷。
另一種可以完全避免以上問題的方法是選擇一顆版本合適的運放(單運放,雙運放和四運放),OPA322 就是一個例子。這樣可以設計出充分使用運放的理想布局,同時也確保了被使用的運放有相同的規格和特性。
對于沒有采用合適的方法來處理未使用運放的設計者來說,值得安慰的是:這些未使用的運放不太會干擾同一個封裝中正在工作的運放。雖然你也許會關心未使用運放消耗的額外電流,但你的系統不太可能因此而燒毀。大多數現代運放有獨立的偏置電流,在同一個封裝中一個溝道過載也不會影響到其它溝道。如果你的電路工作正常的話,那你大可以放輕松并在下次設計時遵循這些建議。
聲明:本內容為作者獨立觀點,不代表電源網。本網站原創內容,如需轉載,請注明出處;本網站轉載的內容(文章、圖片、視頻)等資料版權歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經濟損失,請電郵聯系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
以“芯”為核,兆易創新慕展智聯萬物 | 25-04-30 19:35 |
---|---|
德州儀器模擬設計 | 運算放大器基本穩定性概述 | 25-04-08 16:56 |
里程碑式進展!思特威CMOS圖像傳感器芯片單月出貨超1億顆! | 24-11-14 16:32 |
合見工軟發布自研全國產高速接口IP解決方案,打造大算力芯片的強力引擎 | 24-09-24 17:52 |
從芯片到系統賦能創新:2024新思科技開發者大會共創萬物智能未來 | 24-09-11 15:10 |
微信關注 | ||
![]() |
技術專題 | 更多>> | |
![]() |
技術專題之EMC |
![]() |
技術專題之PCB |