
摘要:
由Synopsys.ai? EDA套件賦能可投產的數字和模擬設計流程能夠針對臺積公司N3/N3P和N2工藝,助力實現芯片設計成功,并加速模擬設計遷移。
新思科技物理驗證解決方案已獲得臺積公司N3P和N2工藝技術認證,可加速全芯片物理簽核。
新思科技3DIC Compiler和光子集成電路(PIC)解決方案與臺積公司COUPE技術強強結合,在硅光子技術領域開展合作,能夠進一步提高人工智能(AI)和多裸晶(Multi-Die)設計的系統性能。
新思科技針對臺積公司N2/N2P工藝開發了廣泛的基礎和接口IP產品組合,以及針對臺積公司N3P工藝經過硅驗證的IP,可縮短設計時間并降低集成風險。
加利福尼亞州桑尼維爾,2024年5月11日 – 新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日宣布,攜手臺積公司在先進工藝節點設計開展廣泛的EDA和IP合作,這些合作成果已應用于一系列人工智能(AI)、高性能計算(HPC)和移動設計中。其中雙方的最新合作是共同優化的光子集成電路(PIC)流程,使硅光子技術應用賦能更高功率、性能和晶體管密度的需求。值得一提的是,業界高度認可新思科技的數字和模擬設計流程,這些流程可用于臺積公司N3/N3P和N2工藝技術的 生產。目前,兩家公司正在共同開發包括新思科技DSO.ai?在內的下一代AI驅動型芯片設計流程,以優化設計并提高芯片設計生產力。新思科技還針對臺積公司N2/N2P工藝開發了廣泛的基礎和接口IP產品組合。此外,新思科技、是德科技(Keysight)與Ansys共同推出了全新的集成射頻(RF)設計遷移流程,以實現從臺積公司N16工藝節點至N6RF+工藝節點的遷移。
新思科技EDA事業部戰略與產品管理副總裁Sanjay Bali表示:“新思科技在可投產的EDA流程和支持3Dblox標準的3DIC Compiler光子集成方面取得的先進成果,結合我們廣泛的IP產品組合,讓我們與臺積公司能夠幫助開發者基于臺積公司先進工藝加速下一代芯片設計創新。我們與臺積公司數十年的緊密合作建立了深厚的信任,持續為業界提供了至關重要的EDA和IP解決方案,幫助合作伙伴實現跨工藝節點的快速設計遷移,從而大幅提高結果質量和生產力。”
臺積公司設計基礎設施管理部負責人Dan Kochpatcharin表示:“我們與新思科技等開放創新平臺(OIP)生態系統合作伙伴緊密合作,賦能合作伙伴更好地應對從埃米級器件到復雜的多裸晶芯片系統等一系列高性能計算設計領域中極具挑戰的芯片設計需求,始終屹立于創新的最前沿。臺積公司與新思科技將繼續攜手助力開發者基于臺積公司的先進工藝節點實現下一代差異化設計,并加快成果轉化速度。”
針對先進工藝節點的經認證數字和模擬設計流程
新思科技針對臺積公司N3P和N2工藝的可投產數字和模擬設計流程,已被應用于一系列AI、HPC和移動設計領域。該AI驅動的模擬設計遷移流程可實現工藝節點間的快速遷移,在新思科技已有的針對臺積公司N4P至N3E和N3E至N2工藝節點遷移的設計流程基礎上,新增了用于從臺積公司N5至N3E工藝節點的遷移流程。
此外,可互操作工藝設計套件(iPDK)和新思科技IC Validator?物理驗證運行集已可供開發者使用,幫助芯片開發團隊高效地將設計遷移至臺積公司的先進工藝技術。新思科技IC Validator支持全芯片物理簽核,以應對日益復雜的物理驗證規則。新思科技IC Validator現已通過臺積公司N2和N3P工藝技術認證。
借助光子集成電路加速多裸晶設計的數據傳輸
AI訓練所需的海量數據處理要求低時延、高能效和高帶寬的互連,這也推動了采用硅光子技術的光學收發器和近/共封裝光學器件的應用。新思科技和臺積公司正在面向臺積公司的緊湊型通用光子引擎(COUPE)技術開發端到端多裸晶電子和光子流程解決方案,以提升系統性能和功能。該流程包括利用新思科技OptoCompiler?進行光子集成電路設計,以及利用新思科技3DIC Compiler和Ansys多物理場分析技術進行電子集成電路(EIC)的集成。
利用針對N2和N2P工藝的廣泛IP組合加快產品上市速度
目前,新思科技正在針對臺積公司的N2和N2P工藝技術開發廣泛的基礎和接口IP組合,以助力復雜的AI、HPC和移動SoC應用加速實現流片成功。基于N2和N2P工藝節點的高質量PHY IP,包括UCIe、HBM4/3e、3DIO、PCIe 7.x/6.x、MIPI C/D-PHY和M-PHY、USB、DDR5 MR-DIMM和LPDDR6/5x,開發者能夠受益于臺積公司先進工藝節點上的PPA改進。此外,新思科技還針對臺積公司N3P工藝技術提供經過硅驗證的基礎和接口IP組合,包括224G以太網、UCIe、MIPI C/D-PHY和M-PHY、USB/DisplayPort和eUSB2、LPDDR5x、DDR5和PCIe 6.x,以及正在開發中的DDR5 MR-DIMM。新思科技針對臺積公司先進工藝節點的IP已被數十家業內領先公司采用,以加快其開發進度。
上市時間和資源
歡迎訪問以下頁面,獲取更多詳細信息:
點擊了解新思科技數字設計系列產品的更多信息:
https://www.synopsys.com/implementation-and-signoff/fusion-design-platform.html
點擊了解新思科技定制設計系列產品的更多信息:
https://www.synopsys.com/implementation-and-signoff/custom-design-platform.html
點擊了解新思科技多裸晶芯片系統解決方案的更多信息:
https://www.synopsys.com/multi-die-system.html
點擊了解新思科技光子集成電路解決方案的更多信息:
https://www.synopsys.com/photonic-solutions.html
點擊了解新思科技IP產品組合的更多信息:
https://www.synopsys.com/designware-ip.html
關于新思科技
新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)一直致力于加速萬物智能時代的到來,為全球創新提供值得信賴的、從芯片到系統的全面設計解決方案,涵蓋電子設計自動化(EDA)、半導體 IP 以及系統和芯片驗證。長期以來,我們與半導體公司和各行業的系統級客戶緊密合作,助力其提升研發力和效能,為創新提供源動力,讓明天更有新思。如需了解更多信息,請訪問 www.synopsys.com/zh-cn。
聲明:本內容為作者獨立觀點,不代表電源網。本網站原創內容,如需轉載,請注明出處;本網站轉載的內容(文章、圖片、視頻)等資料版權歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經濟損失,請電郵聯系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
新思科技攜手英偉達加速芯片設計,提升芯片電子設計自動化效率 | 25-03-20 09:23 |
---|---|
新思科技全新升級業界領先的硬件輔助驗證產品組合,助力下一代半導體與設計創新 | 25-02-18 17:06 |
新思科技推出業界首款連接大規模AI加速器集群的超以太網和UALink IP 解決方案 | 24-12-20 16:11 |
從芯片到系統賦能創新:2024新思科技開發者大會共創萬物智能未來 | 24-09-11 15:10 |
新思科技發布全球領先的40G UCIe IP,助力多芯片系統設計全面提速 | 24-09-10 14:46 |
微信關注 | ||
![]() |
技術專題 | 更多>> | |
![]() |
技術專題之EMC |
![]() |
技術專題之PCB |