91视频免费?看_蜜芽MY188精品TV在线观看_国产免费无遮挡在线观看视频_深夜国产_亚洲精品欧洲精品_欧美黑人粗暴多交

微軟公司宣布不再支持你正在使用的 IE瀏覽器,這會嚴重影響瀏覽網頁,請使用微軟最新的Edge瀏覽器
廠商專區
產品/技術
應用分類

Altera徹底改變基于FPGA的浮點DSP

2014-04-23 16:50 來源:電源網 編輯:娣霧兒

Altera公司 (Nasdaq: ALTR) 宣布在FPGA浮點DSP性能方面實現了變革。Altera是第一家在FPGA中集成硬核IEEE 754兼容浮點運算功能的可編程邏輯公司,前所未有的提高了DSP性能、設計人員的效能和邏輯效率。硬核浮點DSP模塊集成在正在發售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和SoC中。集成硬核浮點DSP模塊結合先進的高級工具流程,客戶可以使用Altera的FPGA和SoC來滿足越來越高的大計算量應用需求,例如高性能計算 (HPC)、雷達、科學和醫療成像等。

含在Arria 10和Stratix 10器件中的硬核單精度浮點DSP模塊基于Altera創新的精度可調DSP體系結構。傳統的方法使用定點乘法器和FPGA邏輯來實現浮點功能,而Altera的硬核浮點DSP與此不同,幾乎不使用現有FPGA浮點計算所需要的邏輯資源,從而提高了資源效率。這一革命性的技術支持Altera在Arria 10器件中實現1.5 TeraFLOP (每秒浮點運算次數)的DSP性能,而在Stratix 10器件中DSP性能則高達10 TeraFLOP。DSP設計人員可以選擇定點或者浮點模式,浮點模塊與現有設計后向兼容。

Floating Point

Altera 公司軟件、IP及DSP市場總監Alex Grbic評論說:“在我們的器件中實現IEEE 754兼容浮點DSP模塊的確在FPGA上實現了變革。采用硬核浮點功能,Altera FPGA和SoC的性能和功耗效率比在更多的應用上優于微處理器和GPU。”


FPGA的每瓦性能最高

FPGA具有精細粒度的密集流水線體系結構,因此非常適合用作高性能計算加速器。器件包含了硬核浮點DSP模塊,因此客戶可以使用Altera FPGA來解決大數據分析、石油和天然氣行業的地震建模,以及金融仿真等世界上最復雜的HPC問題。在這些以及很多其他大計算量應用中,與DSP、CPU和GPU相比,FPGA的每瓦性能是最高的。

節省了數月的開發時間

在Altera FPGA和SoC中集成硬核浮點DSP模塊能夠縮短近12個月的開發時間。設計人員可以將其DSP設計直接轉譯成浮點硬件,而不是轉換為定點。結果,大幅度縮短了時序收斂和驗證時間。Altera還提供多種工具流程,幫助硬件設計人員、基于模型的設計人員以及軟件編程人員在器件中輕松實現高性能浮點DSP模塊。

· DSP Builder高級模塊庫提供了基于模型的設計流程,設計人員使用業界標準MathWorks Simulink工具在幾分鐘內就可以完成系統定義和仿真,直至系統實現。

· 對于軟件編程人員,Altera在FPGA編程中率先使用了OpenCL,并面向FPGA提供基于C語言的通用高級設計流程。Arria 10 FPGA浮點DSP模塊結合使用方便的開發流程,為軟件編程人員提供了硬件直接轉譯方法,幫助他們縮短了開發和驗證時間。

Arria 10 FPGA和SoC詳細信息

基于TSMC 20SoC工藝技術,Arria 10 FPGA和SoC在單個管芯中實現了業界容量最大、性能最好的DSP資源。應用專利冗余技術,Altera開發了含有1百15萬邏輯單元(LE)的業界密度最大的20 nm FPGA管芯。Arria 10器件性能比最快的28 nm高端FPGA高出15%,功耗比以前的28 nm Arria系列低40%。

20 nm Arria 10器件是業界唯一具有硬核浮點DSP模塊的FPGA,也是在FPGA架構中嵌入了硬核ARM? Cortex?-A9處理器系統的唯一20 nm SoC。器件帶寬比前一代高4倍,還具有很多其他針對高性能應用進行了優化的特性。Arria 10器件特性包括:

· 芯片至芯片/芯片至模塊接口速率高達28.3 Gbps的串行收發器

· 支持17.4 Gbps的背板

· 單個器件中含有96個收發器通道

· 雙核ARM Cortex-A9處理器系統

· 硬核浮點DSP模塊

· 支持下一代存儲器,包括業界速率最高的2666 Mbps DDR4,支持高速串行存儲器的混合立方存儲器互操作功能。

供貨信息

現在可以提供具有硬核浮點DSP模塊的Altera 20 nm Arria 10 FPGA。將于2014年下半年提供面向Arria 10器件中硬核浮點DSP模塊的浮點設計流程,包括了演示和基準測試??蛻衄F在可以采用Arria 10 FPGA開始設計,軟件實現浮點,提供設計流程支持后,無縫移植到硬核浮點實現。

標簽: DSP FPGA

聲明:本內容為作者獨立觀點,不代表電源網。本網站原創內容,如需轉載,請注明出處;本網站轉載的內容(文章、圖片、視頻)等資料版權歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經濟損失,請電郵聯系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。

相關閱讀

微信關注
技術專題 更多>>
技術專題之EMC
技術專題之PCB

頭條推薦

電子行業原創技術內容推薦
客服熱線
服務時間:周一至周五9:00-18:00
微信關注
獲取一手干貨分享
免費技術研討會
editor@netbroad.com
400-003-2006
主站蜘蛛池模板: 大姚县| 宣威市| 汪清县| 西昌市| 玉龙| 临潭县| 剑阁县| 东平县| 喀什市| 太湖县| 灵丘县| 灌阳县| 百色市| 乾安县| 宁津县| 荆门市| 长汀县| 缙云县| 奉贤区| 紫云| 波密县| 都江堰市| 明星| 比如县| 兴安县| 霍城县| 铜山县| 金川县| 滕州市| 临洮县| 襄垣县| 墨竹工卡县| 密云县| 中宁县| 郎溪县| 九台市| 呼和浩特市| 定襄县| 阳东县| 海门市| 淅川县|
  1. <optgroup id="zg9h2"></optgroup>