91视频免费?看_蜜芽MY188精品TV在线观看_国产免费无遮挡在线观看视频_深夜国产_亚洲精品欧洲精品_欧美黑人粗暴多交

數(shù)字信號處理-11-FPGA FFT IP應(yīng)用實例

前言

本文根據(jù)FFT相關(guān)原理進(jìn)行設(shè)計構(gòu)建工程,仿造前文的工程構(gòu)建的混頻功能的工程,設(shè)計工程顯示該混頻信號的功率譜,然后進(jìn)行仿真分析。

FFT仿真與分析

本文不再針對FFT的原理進(jìn)行過多贅述,提供一份簡單的matlab仿真代碼。根據(jù)仿真簡述下FFT的相關(guān)使用注意事項。

clc;clear all;
fs=50e6;%采樣率
N=1024;%采樣點數(shù)
t=[0:N-1]/fs; %時間序列
f1=3e6;%頻點1 3MHZ
f2=4e6;%頻點2 4MHZ
s1=sin(2*pi*f1*t);%信號1
s2=sin(2*pi*f2*t);%信號2
mixsign=s1.*s2;%混頻
fftsign=fft(mixsign);%求fft
fftabs=abs(fftsign);%取模運算
plot(fftabs);

代碼設(shè)計,模擬生成了兩個不同頻率的信號3MHz和4MHz,模擬采樣了1024,將兩個信號進(jìn)行混頻后則產(chǎn)生了7MHz和1MHz的信號。然后通過FFT函數(shù),取模運算,求得FFT的幅度譜,然后進(jìn)行顯示輸出。

1024點的FFT結(jié)果

頻率分辨率

頻率分辨率是FFT的一個重要的參數(shù),橫坐標(biāo)每一個單位的頻率精度等于 fs/N,N 是 FFT 的點數(shù)。即求出該仿真情況下的頻率分辨率如下:

將仿真輸出的圖片放大,并標(biāo)注坐標(biāo),可見,第一個峰值的橫坐標(biāo)為21,第二個峰值的橫坐標(biāo)為144,計算可知,第一個峰值對應(yīng)的頻率為1.0254MHz,第二個峰值對應(yīng)的頻率為1.0254MHz,7.0313MHz。

FFT結(jié)果

可見實際FFT出來后的結(jié)果,和仿真設(shè)置的相差了一點,但是基本上是在設(shè)置的附近,這是因為頻率分辨率不夠,48828.125Hz的分辨率不能恰好對應(yīng)到設(shè)置的1MHz和7MHz。

如果想恰好得到1MHz和7MHz的FFT的處理結(jié)果,或者想進(jìn)一步減小誤差,則需要進(jìn)行相干采樣,頻率分辨率恰好是所求的頻率的倍數(shù)。

關(guān)于頻譜泄露

頻率分辨率欠佳后,就會造成頻譜泄露。

當(dāng)信號X(t)的頻率f0是fs/N的整數(shù)倍時,這說明在處理長度NT內(nèi)有信號的K個整周期。這時由X(t)構(gòu)成的以NT為周期的周期性信號是連續(xù)的。當(dāng)信號X(t)的頻率f0不是fs/N的整數(shù)倍時,則在NT的處理長度內(nèi),就不是恰好為信號周期的整數(shù)倍,有X(t)以NT為周期進(jìn)行周期延拓所得到的周期性信號就出現(xiàn)了不連續(xù)點,造成了頻譜分量從其正常頻譜擴(kuò)展開來,就這樣形成了頻譜泄露現(xiàn)象。

整周期截斷,不會造成頻譜泄露;非整周期截斷,必然造成頻譜泄露。

前面提到的相干采樣,正式因為進(jìn)行了整數(shù)周期的截斷才使得頻譜不進(jìn)行泄露,并且FFT后的信號尖峰也恰好能對應(yīng)我們設(shè)置的預(yù)期的頻率。

使用FFT IP進(jìn)行工程設(shè)計

可以將DDS應(yīng)用實例的工程進(jìn)行復(fù)制備份,然后添加相關(guān) IP,進(jìn)行工程適配。

實現(xiàn)功率譜邏輯

FFT 的原理是可以通過實部和虛部的數(shù)據(jù)恢復(fù)出周期信號的相位和幅值;  假如 a 是實部數(shù)據(jù), b 是虛部數(shù)據(jù), a+bj 是復(fù)數(shù);對應(yīng)的模運算是=sqrt(a^2+b^2),F(xiàn)FT處理后取模運算中的開更號在FPGA中實現(xiàn)比較麻煩,可以利用自帶的cordic IP去處理,這里可以簡化一下求FFT處理后的功率譜,也即(a^2+b^2)。

因此在調(diào)用FFT函數(shù)后,將輸出的數(shù)據(jù)的實部虛部進(jìn)行平方再相加即可得到FFT處理后的功率譜。

添加FFT IP

在配置界面可配置FFT的通道個數(shù),傅里葉變換的長度,該結(jié)構(gòu)的時鐘,以及采用的算法架構(gòu)。改變通道個數(shù)為N后,對應(yīng)的數(shù)據(jù)位寬會變成一個通道的N倍。這里設(shè)置 IP 核 1024 點 FFT, 采樣率 50MHz, 選擇基 2 突發(fā)結(jié)構(gòu)。

FFT IP配置

數(shù)據(jù)格式選擇定點數(shù)類型,放縮設(shè)置為塊浮點模式, 輸出 FFT 結(jié)果選擇順序輸出。

FFT ip配置二

在側(cè)邊欄可以看到IP的接口狀態(tài),以及具體實現(xiàn)架構(gòu)的相關(guān)細(xì)節(jié),從實現(xiàn)細(xì)節(jié)界面可看到,在CONFIG接口處的數(shù)據(jù)位,有一個FWD_INV的配置參數(shù),該參數(shù)是配置正變換還是反變換,因為 FFT 的計算正變換和反變換可以用一套算法實現(xiàn)。 這里 FWD_INV=1 為正變換, 為 0 是反變換。

這里看到 CHAN_0_XN_IM_0(31:16)是復(fù)數(shù)的虛部數(shù)據(jù),并且使用的是 fix16_15 定點數(shù), 意思是最高位為符號位, 小數(shù)部分有15位。CHAN_0_XN_RE_0(15:0)是復(fù)數(shù)的實部數(shù)據(jù);這里的FFT混頻信號只提供了實部的信號,因此,在信號連接時,只需要把低 16 位賦值為乘法器輸出值, 而高 16 位賦值為 0即可。

FFT側(cè)邊欄

從側(cè)邊欄還可以對FFT進(jìn)行延時分析,從圖中可知,該架構(gòu)的FFT變化需要146.820us才能完成。

延時分析

添加DDS IP

添加DDS IP,配置輸出兩路信號分別為3MHz和4MHz。匹配FFT的IP采樣頻率的50MHz,修改SFDR為45。

DDS ip配置

配置完成基本信息配置下一頁,基本保持默認(rèn)即可,這里只想查看波形,所以相位輸出就關(guān)閉。

配置界面二

DDS的IP核多通道之間是分時復(fù)用的,所以在細(xì)節(jié)實現(xiàn)配置界面最好使能通道ID以供進(jìn)行區(qū)別單個通道的信號波形。其余可以保持默認(rèn)。

使能通道ID

配置輸出頻率為3MHz和4MHz。其余保持默認(rèn),點擊OK,完成配置。

配置輸出頻率

修改乘法器IP

將乘法器適配當(dāng)前的數(shù)據(jù)位寬,并保存設(shè)置。該乘法器用于實現(xiàn)混頻乘法。

乘法器配置

調(diào)用第二個乘法器,配置輸入位寬為16位,輸出為32位,有符號類型。該乘法器用于實現(xiàn)FFT處理后的功率譜邏輯。

編寫.V文件

根據(jù)上面的邏輯結(jié)構(gòu),例化IP、編寫代碼依次實現(xiàn)DDS的信號產(chǎn)生、混頻、FFT處理、以及功率譜運算邏輯。

`timescale 1ns / 1ps
module top(
    input clk
    );

    wire          m_axis_data_tvalid_ch3;
    wire [7 : 0]  m_axis_data_tdata_ch3;
    wire [0 : 0]  m_axis_data_tuser_ch3;

    //多通道測試
    dds_compiler_1 multi_ch_dds(
    .aclk(clk),                                // input wire aclk
    .m_axis_data_tvalid(m_axis_data_tvalid_ch3),    // output wire m_axis_data_tvalid
    .m_axis_data_tdata(m_axis_data_tdata_ch3),      // output wire [7 : 0] m_axis_data_tdata
    .m_axis_data_tuser(m_axis_data_tuser_ch3)
    );

    reg [7 : 0] data3MHz;
    reg [7 : 0] data4MHz;
    always @(posedge clk) begin
        case(m_axis_data_tuser_ch3)
            0:data3MHz<=m_axis_data_tdata_ch3;
            1:data4MHz<=m_axis_data_tdata_ch3;
        endcase
     end

    //混頻測試
    wire [15 : 0]  mixer_singal;
    mult_gen_0 mult_mixer (
        .CLK(clk),  // input wire CLK
        .A(data3MHz),      // input wire [7 : 0] A
        .B(data4MHz),      // input wire [7 : 0] B
        .P(mixer_singal)      // output wire [15 : 0] P
    );

    reg div_clk=0;
    always @(posedge clk ) begin
        div_clk<=!div_clk;
    end

    wire mixer_singal_tready;
    wire [31 : 0] after_fft_data;
    wire [7 : 0] m_axis_data_tuser;
    wire m_axis_data_tvalid;

    xfft_0 uut_fft(
    .aclk(div_clk),                                                // input wire aclk
    .s_axis_config_tdata('d1),                  // input wire [7 : 0] s_axis_config_tdata
    .s_axis_config_tvalid(1),                // input wire s_axis_config_tvalid
    .s_axis_config_tready(),                // output wire s_axis_config_tready
    .s_axis_data_tdata({16'd0,mixer_singal}),                      // input wire [31 : 0] s_axis_data_tdata
    .s_axis_data_tvalid(1),                    // input wire s_axis_data_tvalid
    .s_axis_data_tready(mixer_singal_tready),                    // output wire s_axis_data_tready
    .s_axis_data_tlast(0),                      // input wire s_axis_data_tlast
    .m_axis_data_tdata(after_fft_data),                      // output wire [31 : 0] m_axis_data_tdata
    .m_axis_data_tuser(m_axis_data_tuser),                      // output wire [7 : 0] m_axis_data_tuser
    .m_axis_data_tvalid(m_axis_data_tvalid),                    // output wire m_axis_data_tvalid
    .m_axis_data_tready(1),                    // input wire m_axis_data_tready
    .m_axis_data_tlast(),                      // output wire m_axis_data_tlast
    .m_axis_status_tdata(),                  // output wire [7 : 0] m_axis_status_tdata
    .m_axis_status_tvalid(),                // output wire m_axis_status_tvalid
    .m_axis_status_tready(1),                // input wire m_axis_status_tready
    .event_frame_started(),                  // output wire event_frame_started
    .event_tlast_unexpected(),            // output wire event_tlast_unexpected
    .event_tlast_missing(),                  // output wire event_tlast_missing
    .event_status_channel_halt(),      // output wire event_status_channel_halt
    .event_data_in_channel_halt(),    // output wire event_data_in_channel_halt
    .event_data_out_channel_halt()  // output wire event_data_out_channel_halt
    );
    
    wire [31 : 0] fft_re_2;
    mult_gen_1 mult_re (
        .CLK(div_clk),  // input wire CLK
        .A(after_fft_data[15:0]),      // input wire [15 : 0] A
        .B(after_fft_data[15:0]),      // input wire [15 : 0] B
        .P(fft_re_2)      // output wire [31 : 0] P
    );

    wire [31 : 0] fft_im_2;
    mult_gen_1 mult_im (
        .CLK(div_clk),  // input wire CLK
        .A(after_fft_data[31:15]),      // input wire [15 : 0] A
        .B(after_fft_data[31:15]),      // input wire [15 : 0] B
        .P(fft_im_2)      // output wire [31 : 0] P
    );

    wire [32 : 0] sum = fft_re_2 + fft_im_2;

endmodule

運行仿真測試

這里仿真只需要給一個時鐘源即可,編寫仿真代碼實現(xiàn)100MHz的時鐘。運行仿真將相關(guān)信號添加到波形窗口中,觀察信號。這里的sum為做完FFT處理后,實現(xiàn)功率譜邏輯的信號。將波形轉(zhuǎn)換成模擬形式后可看出波形和matlab的代碼仿真類似,然后確定下橫坐標(biāo)是否為21和144,即對應(yīng)信號頻率是否為1MHz和7MHz。

仿真波形

從下圖可看出,從FFT處理輸出的第一個信號到輸出第一個峰值花費了420ns,F(xiàn)FT的配置頻率和工作頻率是50MHz,也就是周期就是20ns,恰好對應(yīng)了第21個點,和仿真結(jié)果一致。

波形分析

第二個峰值距離FFT輸出第一個數(shù)據(jù)的時間花費了2880ns,換算下來也就是144個時鐘周期,和仿真結(jié)果一致。

波形分析

聲明:本內(nèi)容為作者獨立觀點,不代表電子星球立場。未經(jīng)允許不得轉(zhuǎn)載。授權(quán)事宜與稿件投訴,請聯(lián)系:editor@netbroad.com
覺得內(nèi)容不錯的朋友,別忘了一鍵三連哦!
贊 2
收藏 3
關(guān)注 14
成為作者 賺取收益
全部留言
0/200
成為第一個和作者交流的人吧
主站蜘蛛池模板: 宜君县| 万安县| 灌阳县| 获嘉县| 长沙市| 集贤县| 侯马市| 竹山县| 深泽县| 安图县| 广饶县| 苍南县| 嘉兴市| 宣武区| 云龙县| 济南市| 哈密市| 昭平县| 新干县| 牟定县| 慈溪市| 增城市| 夏河县| 阜城县| 长武县| 灌阳县| 霍山县| 中阳县| 乐亭县| 洛扎县| 喜德县| 中牟县| 皮山县| 武功县| 安远县| 固原市| 长丰县| 九龙县| 吴旗县| 麻栗坡县| 北京市|