1.我做了全橋拓撲的電源,使用FPGA控制,現在發現占空比變大時,逆變波形有一個尖峰,如下圖所示。哪位大俠能分析一下原因。示波器保存的沒找到,就大致畫一個示意圖了。請大俠幫忙
圖:占空比約75%時原邊逆變波形示意圖
2.還有一個問題,現在需要閉環控制,電壓分壓后經調理電路輸出的信號受干擾太嚴重了,根本沒法送給ADC采樣啊。
補充一下實測的逆變波形
圖,占空比變大時實測的逆變波形,大家看一下尖峰是怎么回事。
1:沒寫過FPGA,不了解它的實現方法和硬件架構,但是單片機的話我用SPWM波做驅動沒有碰到過占空比變大不能工作的問題,所以我認為是你的時序或者邏輯有問題。單片機碰到這種問題的話我覺得可能是數表溢出或者是調用了個同一個單元造成的。FPGA不懂……呵呵。
2:你用的什么濾波電路?我沒有理解你這個濾波電路到底指哪一部分……是指全橋逆變輸出的LC濾波還是指幅度檢測的濾波?
1.感謝仁兄的 熱情回答。其實我感覺是電路結構參數哪里出了問題。我做的功率約為4.5KW,為了減小不必要的炸管,昨天用比較便宜的仙童FGA25N120ANTD測試(頻率用50KHz),發現功率大概在2KW時候,G、E兩極擊穿了,柵極串聯電阻也燒了。功率變大出現問題,應該參數問題吧。不知道仁兄做的功率為多大呢?。
2. 先檢測輸出端的電壓啊,用分壓電阻+RC濾波+測量放大器+光耦+二階巴特奧茲濾波,把探頭直接夾到分壓電阻兩端,波形和實際電源輸出波形相差不大,示波器測量濾波后的電壓干擾太嚴重了,沒法接入閉環回路啊